Numéro
J. Phys. Phys. Appl.
Volume 25, Numéro S11, novembre 1964
Page(s) 173 - 174
DOI https://doi.org/10.1051/jphysap:019640025011017300
J. Phys. Phys. Appl. 25, 173-174 (1964)
DOI: 10.1051/jphysap:019640025011017300

Un nouveau redresseur synchrone

Ingo Wilmanns

Institut d'Optique, Paris


Abstract
Circuits using synchronous rectifiers are in general very complicated. This paper describes a circuit, consisting of two transistors (n-p-n and p-n-p) with single ended reference input and no drift. It is easy to obtain time constants of several seconds.


Résumé
Les schémas utilisant les redresseurs synchrones sont en général très compliqués. On décrit un montage comprenant deux transistors (n-p-n et p-n-p) qui évite de prendre un déphaseur à l'entrée de référence et ne présente pas de dérive. Il est facile de réaliser des constantes de temps de plusieurs secondes.

PACS
8530D - Semiconductor-device characterization, design, and modeling.

Key words
solid state rectifiers -- transistor applications